# Connexion de puces par mousse métallique pressée

# Culture Sciences de l'Ingénieur

| Yoann PASCAL - Denis LABROUSSE - Mickaël PETIT | Édité le   | école                         |
|------------------------------------------------|------------|-------------------------------|
| Stéphane LEFEBVRE - François COSTA             | 02/09/2019 | supérieure — paris — saclay — |

Cette ressource est issue de travaux de recherche réalisés, dans le cadre du projet ANR HIT-TEMS soutenu par l'Agence Nationale de Recherche ANR-15-CE05-0010, au sein du Pôle CSEE<sup>1</sup> du laboratoire SATIE<sup>2</sup>. Yoann Pascal est doctorant, Denis Labrousse et Mickaël Petit sont Maîtres de Conférences au CNAM<sup>3</sup> Paris, Stéphane Lefebvre est Professeur des Universités également au CNAM, et François Costa est Professeur des Universités à l'Université Paris-Est Créteil.

Des fils de bondings sont employés dans une très grande majorité des composants discrets et des modules de puissance pour connecter la face avant des puces aux broches. Cette technique, bien qu'économique, maîtrisée et mature, présente de réelles limitations. L'inductance rapportée, de l'ordre de la dizaine de nanohenry pour un boitier TO-247, associée aux vitesses de commutations toujours croissantes des composants actifs (Si, SiC, GaN, etc.) engendre des surtensions au blocage obligeant les concepteurs à sur-dimensionner leurs circuits. Par ailleurs, l'extraction de la chaleur dissipée au sein des puces connectées de cette manière n'est généralement possible que par la face arrière, ce qui limite le flux thermique maximal. Enfin, les bondings sont l'un des points faibles limitant la durée de vie des assemblages [1].

Cette ressource décrit une méthode permettant la connexion d'une face avant de puce à son boitier, en utilisant une interface en mousse métallique pressée (Figure 1). Le procédé de fabrication est décrit, la caractérisation électrique de prototypes détaillée enfin l'enfouissement d'un pont de diodes monophasé et son utilisation dans un convertisseur résonant est mis en œuvre.

|              | AN TRACT |        |     |  |
|--------------|----------|--------|-----|--|
| A STATE      | 1        |        | C B |  |
| Bottom PCB { |          | Solder |     |  |

Figure 1 : Coupe métallographique d'un prototype. La puce mesure 254  $\mu m$  d'épaisseur

# 1 – Introduction

De nombreux travaux cherchent des alternatives à la technique des bondings. Le contact direct de la face avant au boitier (technique « flip-chip ») est commun en électronique de signal mais inadaptée pour les composants d'électronique de puissance, à technologie très généralement verticale (exception faites des transistors GaN). Dans [2], un circuit imprimé flexible (Printed Circuit Board, PCB) est fritté sur la face avant des puces de puissance, remplaçant ainsi les fils de

<sup>&</sup>lt;sup>1</sup> Composants et Systèmes pour l'Énergie Électrique

<sup>&</sup>lt;sup>2</sup> Systèmes et Applications des Technologies de l'Information et de l'Énergie

<sup>&</sup>lt;sup>3</sup> Conservatoire National des Arts et Métiers

bondings. Dans [3] comme dans certains boitiers industriels, les fils de bondings sont remplacés par des rubans de cuivre ou d'aluminium. Dans [4], des ressorts métalliques sont utilisés comme contacts pour réaliser un boitier de type « press-pack ».

Enfouir les puces au sein du PCB pourrait résoudre au moins une partie des inconvénients listés cidessus : l'utilisation de radiateurs sur les deux faces du PCB améliorerait le refroidissement tandis que les inductances parasites pourraient être réduites, en particulier via une diminution des distances inter-composants [5]. Enfin, les techniques de l'industrie PCB sont bien maîtrisées, ce qui devrait se répercuter sur leur durée de vie, permettant in fine de précisément estimer ex ante la durée de vie d'un équipement.

La technique d'enfouissement la plus courante [6, 7, 8, 9, 10, 11] consiste à braser la face arrière de la puce sur un PCB, à noyer l'ensemble dans du prepreg, à percer le prepreg au niveau des contacts existants sur la face supérieure de la puce de manière à exposer ceux-ci à l'air libre, à pulvériser une couche d'accroche sur l'ensemble de l'assemblage, puis à remplir les excavations par électrodéposition de cuivre. Diverses variantes de ce procédé ont été proposées, utilisant brasure ou frittage, perçant mécaniquement ou par laser le prepreg, etc. L'inconvénient majeur de cette technique de packaging réside dans sa complexité et son coût de mise en œuvre, dus principalement au caractère non-standard des dispositifs de pulvérisation cathodique sur les chaînes de fabrication PCB classiques.

Cette étude décrivant la méthode permettant la connexion d'une face avant de puce à son boitier, en utilisant une interface en mousse métallique pressée, se bornera aux applications en électronique de puissance dans le cadre de l'enfouissement PCB - même si le procédé proposé n'est pas intrinsèquement limité à ce champ d'application. Des résultats préliminaires ont été publiés [12, 13].

# 2 – Description du procédé de reprise de contact

Le procédé d'intégration (détaillé dans [13]) est simple, il ne compte que trois étapes principales.



Figure 2 : Etapes du procédé de prise de contact de face avant par mousse métallique pressée : (a) : la puce est brasée sur le bottom PCB ; (b) : des couches de prepreg, le masque de kapton et des morceau de mousse sont positionnés ; (c) l'ensemble est laminé, la résine epoxy polymérise et noie la mousse

La puce à enfouir est tout d'abord brasée (ou pourrait être frittée) sur un « bottom PCB » (figure 2a). Un empilement comprenant :

- le « bottom PCB » (et la puce) ;
- des couches de prépreg ;
- un masque de kapton, percé d'un orifice au-dessus de chacun des contacts de la face supérieure de la puce ;
- un morceau de mousse métallique par contact de face supérieure de la puce ;
- un « top PCB » ;

est ensuite préparé (Figure 2b). L'empilement est ensuite laminé en suivant les profils de pression et température requis par le prepreg (Figure 2c).

Pour peu que le masque de kapton soit précisément positionné au-dessus de la puce, i.e. que les trous du masque soient alignés avec les contacts de la face avant de la puce, des morceaux de mousse bien plus grand que les pads peuvent être utilisés sans risque de court-circuiter des pads adjacents ou les anneaux de garde : le masque s'interpose entre la mousse et la puce (Figure 2c). Ceci simplifie grandement la mise en œuvre du procédé dans la mesure où, jusqu'à l'étape de pressage et de polymérisation de l'époxy, les morceaux de mousse ne sont pas solidaires du reste de l'assemblage - bien qu'ils soient grossièrement positionnées par la couche de prepreg supérieure (Figure 2b).

Pour des puces en électronique de puissance, dont les pads ont des dimensions de l'ordre de quelques centaines de micromètres à plusieurs millimètres, la précision requise sur le positionnement du masque est de l'ordre de 10 à 100 µm, ce qui est accessible sur une chaîne d'assemblage PCB standard.

L'assemblage finalement obtenu est compact et rigide, la résine époxy polymérisée ayant noyé la mousse, qui assure le contact thermique et électrique entre la face avant de la puce et le « top PCB ».

Une coupe métallographique d'une diode enfouie est donnée Figure 1. La puce mesure ici 4,2 mm, le trou dans le masque 3 mm et le morceau de mousse 5,5 mm. Le masque protège effectivement le pourtour de la puce de tout contact avec la mousse.

# 3 – Caractérisation de diodes enfouies

#### 3.1 - Introduction

Cette étude vise à montrer la faisabilité d'un nouveau procédé d'enfouissement ; de manière à ne pas avoir à réaliser de contact de petites dimensions, il se limitera à l'enfouissement de diodes PIN 18 A - 65 V mesurant 4,2 mm x 6,5 mm x 0,25 mm.

De la mousse de nickel à pores ouverts [14] est utilisée. Son épaisseur et porosité sont respectivement de 1,4 mm et 96 % avant pressage et d'environ 300 µm et 80 % après pressage. Le diamètre moyen des pores de la mousse avant pressage est de 350 µm. Les « top » et « bottom » PCB sont constitués d'un substrat époxy FR4 et de feuilles de cuivres laminées de 35 µm. Le prepreg, produit par Panasonic, porte la référence R-1650V ( $T_g = 173$ °C,  $CTE_z = 44$  ppm.K<sup>-1</sup>). De la crème à braser RoHS CIF Sn<sub>96.5</sub>Ag<sub>3</sub>Cu<sub>0.5</sub> (ref. F42240) est utilisée. Sa température de fusion, de 217 °C, est suffisamment élevée pour empêcher la fusion du matériau au cours de la phase de pressage.

Les prototypes sont caractérisés électriquement ; les résultats sont comparés à ceux obtenus avec les mêmes puces packagée dans un boitier standard (PQFN 23, avec fils de bonding), utilisé comme référence.

#### 3.2 - Caractéristiques statiques

Les caractéristiques statiques de nos prototypes sont mesurées à l'aide d'un traceur de caractéristiques Keysight B1505a. La résistance série de l'assemblage (définie comme la dérivée de la caractéristique statique à  $I_f = 10$  A) en est extraite (Figure 3).



Figure 3 : Caractéristiques statiques et modèle linéaire de quelques prototypes et de la référence

L'histogramme des résistances  $R_s$  des 59 prototypes est donné en Figure 4. La résistance moyenne des composants du premier mode de l'histogramme ( $2 m\Omega < R_s < 6 m\Omega$ ) est de 4,1 m $\Omega$ , ce qui est proche de la résistance de la référence (3,3 m $\Omega$ ). La différence s'explique par la dispersion des caractéristiques des puces, par la différence de performance des brasures et des contacts de face avant (mousse pressée vs. bondings). De plus, en dépit de la mise en œuvre d'une mesure Kelvin, l'épaisseur de cuivre (35 µm pour notre prototype, 1,4 mm pour la référence) du support influence la résistance dynamique mesurée - en faveur de la référence. Ces résultats montrent que les performances du procédé proposé sont proches de celles du boitier standard, qui utilise six fils de bonding en aluminium de 300 µm de diamètre, chacun étant connecté à la puce en deux points distincts. L'écart type des résistances des composants du premier mode n'est que de 470 µ $\Omega$ , ce qui montre une bonne reproductibilité du procédé.



Figure 4 : Histogramme des résistances série des 59 prototypes (bleu) et de la référence (rouge)

#### 3.3 - Caractéristique inverse

La présence de mousse métallique au-dessus des anneaux de garde, à quelques dizaines de micromètres de la surface de la puce, crée une équipotentielle qui pourrait dégrader la fiabilité

comme la tenue en tension du composant. Néanmoins, la mesure de la caractéristique inverse des prototypes montre que le procédé d'enfouissement proposé ne dégrade pas la tenue en tension des puces.

Par ailleurs, le procédé « Power OverLay », développé par GE et Shinko Electric Indus., présente une structure similaire sans que ne semble se poser de problème de tenue en tension [15, 16].

#### 3.4 - Impédance dynamique AC

Les caractéristiques magnétiques du nickel employé dans les prototypes pourraient se traduire par d'importants courants induits, sources de pertes. Les impédances AC (impédance en petit signal vs. fréquence) d'un prototype et de la référence sont mesurées à l'aide du dispositif schématisé en Figure 5 : la jonction du DUT est polarisée par un courant constant  $I_{dc}$  et un stimulus AC est superposé à cette polarisation par un VNA E5061b, utilisé en mesure d'impédance, en mode Gain-Phase/shunt [17]. L'impédance  $Z_D$  de la diode, localement définie comme le ratio de l'amplitude de la tension AC et du courant AC auxquels est soumis le composant, est alors donnée par (1) :

$$Z_D = \frac{Z_0}{2} \cdot \frac{\Lambda}{1 - \Lambda}, \qquad \Lambda = \frac{V_T}{V_R}, \qquad Z_0 = 50 \ \Omega$$
(1)



Figure 5 : Mesure de l'impédance dynamique AC : circuit de test.

Les résultats (Figure 6) montrent des courbes plates jusqu'à au moins 1 MHz, preuve que le caractère magnétique du nickel n'est pas source de pertes accrues.

A l'opposé, la distribution de courant au sein de la mousse devrait suivre la structure complexe et aléatoire de cette dernière. In fine, la mousse pourrait se comporter comme du fil de Litz, engendrant par suite moins de pertes AC qu'un bloc de métal solide [4].



Figure 6 : Mesure de l'impédance dynamique AC pour différents courants de polarisation I<sub>dc</sub>

## 4 – Mise en œuvre : enfouissement d'un pont redresseur

#### 4.1 - Description du prototype

De manière à tester les performances du procédé dans une application concrète, un pont de diodes, ou pont de Graetz [19], enfoui est réalisé. Le routage du circuit, son schéma structurel et

une vue en coupe schématisée sont donnés en Figure 7. Les diodes D1 et D2 sont brasées sur le PCB inférieur (en rouge sur le routage) tandis que D3 et D4 sont brasées sur le PCB supérieur.



Figure 7 : Routage (haut, gauche), schéma structurel (haut, droite) et schéma en coupe via D1 & D3 (bas) du pont de diodes enfoui

Les mêmes diodes PIN, prepreg, PCB et mousse que dans la section précédente sont utilisés. Les dimensions externes de l'assemblage final sont 15 mm  $\times$  18 mm  $\times$  1,46 mm. Des plans de cuivre couvrent les deux faces externes du prototype.

Les caractéristiques statiques des diodes sont très similaires à celles mesurées dans le cas des prototypes simples (boitiers industriels standards utilisant des fils bondings).

#### 4.2 - Convertisseur résonnant

Le pont de diodes réalisé est placé au sein d'un convertisseur résonnant LC-série [18, 20] dont le schéma est donné en Figure 8 et dont les paramètres principaux sont regroupés dans le tableau Figure 9. La topologie résonnante a été choisie de manière à assurer des commutations douces et ainsi à minimiser les pertes par commutation dans les diodes ; le temps de recouvrement inverse mesuré vaut :

$$t_{rr} = 65 \text{ ns}$$
  
@ $I_f = 2 \text{ A}, \quad V_r = -30 \text{ V}, \quad \frac{di}{dt} = 250 \text{ A} \cdot \mu \text{s}^{-1}$  (2)

Une carte d'évaluation GS66508T-EVBHB (GaN-System) a été employée comme cellule de commutation, elle intègre son propre découplage (condensateur MKP 10  $\mu$ F/700 V et céramiques 4×100 nF/1 kV/X7R). Le condensateur de découplage  $C_{O1}$  est soudé au plus près de la sortie du pont de diodes afin de minimiser l'inductance de maille ; le condensateur  $C_{O2}$  filtre les ondulations de fréquence  $2f_{res}$ .



Figure 8 : Schéma du convertisseur mis en œuvre

| Symbole          | Paramètre                                                              | Valeur       | Unité |
|------------------|------------------------------------------------------------------------|--------------|-------|
| $V_{pp}$         | Tension d'entrée                                                       | 64.0         | V     |
| Vout             | Tension de sortie DC                                                   | 25.1         | V     |
| Iout             | Courant de sortie DC                                                   | 3.05         | А     |
| $P_{out}$        | Puissance de sortie                                                    | 76.5         | W     |
| fres             | Fréquence de résonnance                                                | 174.2        | kHz   |
| L <sub>res</sub> | Inductance résonnante                                                  | 75           | μH    |
| C <sub>res</sub> | Capacité résonnante (polypropylène, pleine feuille<br>métallique : KP) | 11           | nF    |
| $M_{1}, M_{2}$   | Cellule de découpage GS66508T-EVBHB                                    | 30 A – 650 V |       |
| $\bar{C}_{p1,2}$ | Condensateurs pour point milieu (MKP)                                  | 10           | μF    |
| $\tilde{C}_{01}$ | Capacité de découplage de sortie (X7R)                                 | 68           | nF    |
| $\tilde{C}_{02}$ | Capacité de filtrage de sortie (aluminium)                             | 33           | μF    |
| $D_1 - D_4$      | Pont de diodes enfoui                                                  |              | •     |

Figure 9 : Paramètres du convertisseur étudié

#### 4.3 - Simulation

Le schéma donné en Figure 8 est simulé à l'aide du logiciel LTSpice IV. Des inductances parasites de 5 nH et 10 nH (estimée par une simulation Ansys/Q3D 2016.1) ont été ajoutées en série avec le drain de M1 et en sortie du pont de diodes enfoui, respectivement. Les ESR des condensateurs  $C_{01,2}$  sont de 4 m $\Omega$  et 30 m $\Omega$ ; l'ESL de  $C_{01}$  est négligée, celle de  $C_{02}$  est de 20 nH. L'ESR totale de  $L_{res}$ ,  $C_{res}$ ,  $C_{p1,2}$  et du câblage est de 1,4  $\Omega$ . Une capacité parallèle de 68 pF donne à  $L_{res}$  sa fréquence de résonnance propre de 2,2 MHz. Les valeurs des éléments parasites, à l'exception des inductances des mailles de commutations, ont été extraites de mesures réalisées avec un analyseur d'impédance Keysight E4990a (étalonnage S/O/L, temps d'intégration « 3 »). Des résistances d'équilibrage de 10 k $\Omega$ , déjà présentes sur le prototype, sont ajoutées en parallèle de  $C_{p1,2}$ .

Les résultats de simulation, conformes aux attentes théoriques [18], sont donnés en Figure 10.

#### 4.4 - Mesures

Diverses tensions et courants observés sur le prototype à l'aide d'un oscilloscope Tektronix DPO2014c, de bande passante 100 MHz, sont donnés en Figure 10. La tension de sortie du demipont de découpage a été mesurée à l'aide d'une sonde passive 1:10 P3010 (bande-passante de 100 MHz), les tensions d'entrée et sortie du pont de diodes par une sonde différentielle P5205 (100 MHz) et le courant résonnant par une sonde TCP202 (50 MHz).



Figure 10 : Tensions et courant mesurés au sein du convertisseur. Lignes continues : mesures ; lignes pointillées : simulation SPICE

Nonobstant la forte chute de tension au sein des diodes, les formes d'ondes obtenues sont conformes aux attentes.

L'inductance étant utilisée très en deçà de son courant de saturation ( $I_{sat} = 50$  A) et le coefficient de qualité effectif du circuit résonant

$$Q_{eff} = \frac{\pi^2}{8R_{ld}} \sqrt{\frac{L_{res}}{C_{res}}} \approx 12$$
(3)

étant relativement élevé, le courant résonant est peu distordu (*THD* < 0,5 %, harmoniques 2 et 3 à -51dBc). Le pont de diodes enfoui opère correctement. En particulier, les oscillations sur sa tension d'entrée sont de faible amplitude (2,3 V càc). Ceci dénote une inductance de maille minimale, permise en particulier par l'architecture planaire. La tension d'entrée du pont de diodes commute en moins de 100 ns. Du fait de la forte tension de seuil ( $\approx$  710 mV) des diodes PIN employées, les pertes dans le pont de diodes sont d'environ 5 W ; un radiateur permet de limiter l'échauffement des jonctions à environ 30 K.

#### 5 – Conclusions et perspectives

Cette étude propose un nouveau procédé de réalisation de contact de face avant de puce en utilisant de la mousse métallique pressée. A priori destiné à l'électronique de puissance dans le cadre de l'enfouissement PCB, le procédé est économique et simple à mettre en œuvre - en particulier comparé aux procédés classiques d'enfouissement PCB. Les prototypes réalisés montrent la bonne maîtrise d'un procédé affichant des performances électriques proches de celles observées sur un boitier industriel basé sur des fils de bondings.

Un pont de diodes est enfoui dans du PCB en utilisant la technique proposée. Le composant ainsi réalisé est ensuite placé au sein d'un convertisseur résonant, démontrant la viabilité du procédé dans un cas pratique.

De prochains travaux porteront sur l'enfouissement d'éléments actifs complexes de l'électronique de puissance : les transistors [13, 18]. De futures études devront également s'intéresser à la stabilité vis-à-vis de la température, du temps et de l'humidité des prototypes, ainsi qu'à leur fiabilité et robustesse.

## Références

- C. Durand, M. Klingler, D. Coutellier and H. Naceur, "Power cycling reliability of power module: a survey," *IEEE Trans. on Device and Materials Rel.*, vol. 16, no. 1, pp. 80-97, March 2016.
- [2] T. Stockmeier, P. Beckedahl, C. Göbl and T. Malzer, "SKiN: double side sintering technology for new packages," in *Proc. of Int. Symp. on Power Semiconductor Devices and ICs*, p. 324-327, Sept. 2011.
- [3] N. Marenco, M. Kontek, W. Reinert, J. Lingner et M.-H. Poech, «Copper ribbon bonding for power electronics applications,» chez *Europ. Microelectronics Packaging Conf. (EMPC)*, Grenoble, Fr., 2013.
- [4] N. Zhu, H. A. Mantooth, D. Xu, M. Chen and M. D. Glover, "A Solution to Press-Pack Packaging of SiC MOSFETS," *IEEE Trans. Indus. Electron.*, vol. 64, no. 10, pp. 8224-8234, Oct. 2017.
- [5] K. Wang, Z. Qi, F. Li, L. Wang and X. Yang, "Review of State-of-the-Art Integration Technologies in Power Electronic Systems," *Power Electron. & Applications, IEEE Trans. on.*, vol. 2, no. 4, pp. 292-305, 2017.

- [6] T. Gottwald and C. Roessle, "P2 Pack the paradigm shift in interconnect technology," in *Proc. of PCIM*, 2014.
- [7] D. J. Kearney, S. Kicin, E. Bianda and A. Krivd, "PCB-embedded semiconductors for low-voltage power electronic applications," *IEEE trans. components, packaging and manufacturing tech.*, vol. 7, no. 3, pp. 387-395, 2017.
- [8] G. Regnat, P.-O. Jeannin, J. Ewanchuk, D. Frey, S. Mollov and J.-P. Ferrieux, "Optimized power modules for silicon carbide MOSFET," in *Energy Conversion Cong. and Exposition*, Sept. 2016.
- [9] D. Manessis, L. Boettcher, A. Ostmann, K. D. Lang and S. Whalley, "Development of advanced power modules for electric vehicle applications," in *European Microelectron. Packaging Conf.*, pp. 1-6, Sept. 2015.
- [10] J. Wyss, «analysis of pcb embedded power semiconductors for a 30 kw boost pfc converter,» European Conf. on Power Electron. and App., 2016.
- [11] A. B. Sharma, D. Paul, M. Kreck, Y. Rahmoun, P. Anders, M. Gruber and T. Huesgen, "PCB embedded power package with reinforced top-side chip contacts," *Proc of Electron. Syst.*-*Integration Technology Conf.*, Dec. 2016.
- [12] Y. Pascal, A. Abdedaim, D. Labrousse, M. Petit, S. Lefebvre and F. Costa, ""Using Laminated Metal Foam as the Top-Side Contact of a PCB-Embedded Power Die," *IEEE Electron Device Letters*, vol. 38, no. 10, 2017.
- [13] Y. Pascal, D. Labrousse, M. Petit, S. Lefebvre and F. Costa, "PCB-Embedding of Power Dies using Pressed Metal Foam," in *Power Conversion, Intelligent Motion (PCIM)*, Nuremberg, 2018.
- [14] Recemat BV, "Data sheet Nickel Foam," July 2015. [Online]. Available: http://www.recemat.nl/eng/datasheets/datasheet\_nickel.pdf . [Accessed 06 2017].
- [15] L. Yin, K. Nagarkar, A. Gowda, C. Kapusta, R. Tuominen, P. Gillespie, D. Sherman, T. Johnson, S. Hayashibe, H. Ito et T. Arai, «POL-kw Modules for High Power Applications,» chez Electron. Components & Tech. Conf., 2017.
- [16] Power Sources Manufacturer Association, «Current Developments in 3D Power Packaging with Focus on Embedded Substrate Technologies,» 2015.
- [17] Keysight Tech., "Performing Impedance Analysis withr the E5061B ENA Vector Network Analyze," 2018.
- [18] Mohan, Undeland et Robbins, Power Electronics, Wiley, 2003, 3rd ed..
- [19] L. Graetz, «Electrochemisches Verfahren, um Wechselströme in Gleichströme zu verwandeln,» Annalen der Physik und Chemie, 3rd series, vol. 62, p. 323-327, 1897.
- [20] W. Thomson, «On Transient Electric Currents,» Phil. Mag., vol. 5, pp. 393-405, June, 1853.

Ressource publiée sur Culture Sciences de l'Ingénieur : <u>http://eduscol.education.fr/sti/si-ens-paris-saclay</u>